siemens x
工業(yè)無線

Synopsys推出全新IP子系統(tǒng)以加速物聯(lián)網(wǎng)設備中的數(shù)據(jù)融合處理

2025China.cn   2016年02月03日

  智能數(shù)據(jù)融合IP子系統(tǒng)DesignWare Smart Data Fusion IP Subsystem集成了最新的ARC EM DSP處理器、外設和軟件,以提升信號處理性能并降低能耗。

 

  美國加利福尼亞州,山景城—2016年2月3日,

  亮點:

  ● 集成化的、預先驗證過的IP子系統(tǒng)包括可支持高效DSP性能的最新低功耗DesignWare ARC EM9D和EM11D處理器

  ● 通過在處理器處于休眠模式時實現(xiàn)數(shù)據(jù)傳輸,內(nèi)置的微型DMA控制器提供了4倍速的訪問時間和更低的系統(tǒng)級能耗

  ● 和分立解決方案相比,緊密耦合的存儲器、外設和硬件加速器將功耗降低高達85%

  ● 軟件驅動程序和一個品種豐富的DSP函數(shù)庫加快了應用軟件開發(fā),DSP函數(shù)庫包括快速傅里葉變換(Fast Fourier Transform,F(xiàn)FT)、離散余弦變換(Discrete Cosine Transform,DCT)、有限脈沖響應(Finite Impulse Response,F(xiàn)IR)濾波器和無限脈沖響應(Infinite Impulse Response,IIR)濾波器等函數(shù)

  ● 全新的IP產(chǎn)品擴展了Synopsys專為物聯(lián)網(wǎng)應用而優(yōu)化的“Smart”子系統(tǒng)系列

  新思科技(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)日前宣布:推出全新的智能數(shù)據(jù)融合IP子系統(tǒng)DesignWare?Smart Data Fusion IP Subsystem,這是一款集成化的、預先驗證過的硬件和軟件IP產(chǎn)品,專門針對高效DSP性能和超低能耗進行了優(yōu)化。這種Smart Data Fusion IP Subsystem提供了可選的DesignWare ARC? EM DSP處理器,包括最新的、支持XY存儲器的EM9D和EM11D內(nèi)核,從而提升信號處理性能。內(nèi)置的一個微型DMA控制器實現(xiàn)了系統(tǒng)級能耗的最小化,它支持處理器在處于幾種可編程的休眠模式之一時仍進行數(shù)據(jù)傳輸。集成的外設、存儲器、硬件加速器和軟件DSP函數(shù)為物聯(lián)網(wǎng)應用中的常規(guī)處理任務提供所需的執(zhí)行效率,這些任務包括持續(xù)運行的傳感器融合、語音和圖像檢測以及音頻回放等等。

  “物聯(lián)網(wǎng)邊界設備越來越需要將低功耗感知能力與高性能處理結合在一起,”瑞薩電子株式會社核心技術事業(yè)部副總裁Tadaaki Yamauchi表示?!巴ㄟ^我們合作的示范平臺,利用先進的40nm嵌入式閃存技術,瑞薩和Synopsys展示了設計人員如何能夠利用互補技術,如Synopsys的DesignWare Smart Data Fusion IP Subsystem,以及瑞薩的創(chuàng)新性的、高速嵌入式閃存控制器IP,來在較短的時間內(nèi)開發(fā)高性能且成本優(yōu)化的物聯(lián)網(wǎng)子系統(tǒng)?!?/FONT>

  該DesignWare Smart Data Fusion IP的設計目的在于,以最低功耗處理來自大量數(shù)字和模擬傳感器的數(shù)據(jù),卸載主處理器的工作負擔,以及對傳感器數(shù)據(jù)實現(xiàn)更高效的處理。這種完全可配置的IP子系統(tǒng)包括一個ARC EM5D、EM7D、EM9D或EM11D處理器。該系列低功耗內(nèi)核結合了RISC和DSP處理,并包括對XY存儲器組的支持以實現(xiàn)一種持續(xù)的吞吐量,即每個時鐘周期處理一個32x32 MAC操作(或兩個16x16 MAC操作)。額外的信號處理帶寬已經(jīng)過優(yōu)化,以管理先進的傳感器融合算法所需要的大量數(shù)據(jù)處理,并提升了包括MP3、SBC、OPUS和AAC LC在內(nèi)的一系列音頻格式的處理效率。例如,在40nm低功耗工藝中,通過ARC處理器來執(zhí)行諸如藍牙低復雜度子帶編碼(SBC)等編解碼任務時,需要的功耗低于40微瓦,同時頻率比競爭性處理器產(chǎn)品低25%以上。

  該子系統(tǒng)的內(nèi)置微型DMA控制器在處理器處于休眠狀態(tài)時,仍支持存儲器和外設的訪問,它與傳統(tǒng)的、基于總線的DMA實現(xiàn)方式相比,提供了快4倍的訪問時間。此外,子系統(tǒng)包含高度優(yōu)化的I/O外設,包括多個SPI、I2C和模擬數(shù)字轉換器接口,進一步減少了門的數(shù)量并降低了能耗,同時減少了工程工作量。

  為了簡化軟件開發(fā),該子系統(tǒng)包括各種軟件驅動程序和一個由現(xiàn)成可用的DSP函數(shù)組成的、品種豐富的函數(shù)庫,包括支持濾波、相關器、矩陣/向量、抽取/內(nèi)插以及其他復雜的數(shù)學運算等。通過使用原生的DSP處理器指令和緊密耦合的硬件加速器,設計人員可以用硬件的方式實現(xiàn)這些專門面向傳感器的DSP函數(shù),從而提升性能效率并降低功耗。該子系統(tǒng)可由商用軟件來支持,這些軟件覆蓋了一系列物聯(lián)網(wǎng)功能特性,包括語音識別、語音控制、動作感知以及音頻后處理和回放。此外,Synopsys的開放軟件平臺embARC Open Software Platform支持軟件開發(fā)人員在線獲得一整套免費且開源的軟件,從而加速子系統(tǒng)的代碼開發(fā)。

  “先進的傳感器融合應用要求高集成度以及最低的功耗和最小的面積,”Synopsys IP和原型營銷副總裁John Koeter說道?!叭碌腄esignWare Smart Data Fusion IP Subsystem為設計人員提供了一種預先驗證過的硬件/軟件解決方案;該解決方案為設計人員提供了管理特別任務時所需的DSP功能,同時還能滿足系統(tǒng)功耗預算,這些任務例如處理傳感器信息、識別聲音和音頻回放等。通過提供一個完整的、預先集成好的IP子系統(tǒng),我們使設計人員能夠快速地將這一關鍵功能整合到他們的物聯(lián)網(wǎng)設備中,同時顯著地降低風險并減少工作量?!?/FONT>

  供貨

  DesignWare Smart Data Fusion IP Subsystem智能數(shù)據(jù)融合IP子系統(tǒng)于2016年2月開始供貨。

  關于DesignWare IP

  新思科技(Synopsys)是一家為系統(tǒng)級芯片設計提供高質量的、經(jīng)硅驗證的IP解決方案的領先提供商,其豐富的DesignWare IP產(chǎn)品組合包括各種邏輯庫、嵌入式存儲器、嵌入式測試、模擬IP、有線和無線接口IP、安全IP、嵌入式處理器和子系統(tǒng)。為了加速原型設計、軟件開發(fā)以及在系統(tǒng)級芯片中集成IP,Synopsys的IPAccelerated計劃提供IP原型設計套件、IP軟件開發(fā)套件以及IP子系統(tǒng)。Synopsys在IP質量、全面的技術支持以及強健的IP開發(fā)方法學方面大量投資,使設計人員能夠降低集成風險,同時縮短上市時間。

  關于Synopsys

  新思科技(Synopsys, Inc.,納斯達克股票市場代碼:SNPS)是各家創(chuàng)新公司在從芯片(Silicon)到軟件(Software?)等多個領域內(nèi)的合作伙伴,這些公司開發(fā)了我們每天所依賴的電子產(chǎn)品和軟件應用。作為世界第16大軟件公司,Synopsys長期以來一直是電子設計自動化(EDA)和半導體IP領域內(nèi)的全球領導者,其在軟件質量和安全解決方案領域的領導力也正在提升。無論您是創(chuàng)造先進半導體產(chǎn)品的SoC設計人員,還是編寫需要最高質量和安全性的應用軟件開發(fā)人員,Synopsys都有開發(fā)各種創(chuàng)新的、高質量的和安全的產(chǎn)品而需要的解決方案。

(轉載)

標簽:Synopsys IP子系統(tǒng) 物聯(lián)網(wǎng) 我要反饋